- 全部
- 默认排序
尽量不要在其他信号线下串过尽量包地包到焊盘旁边焊盘出线尽量耦合,接到焊盘旁边打孔,建议都走底层不改变线宽到焊盘旁边打孔。4.类差分形式,中间不要有长细条铜皮5.左右声道信号线走类差分,间距保持一致6.左右声道信号线要完整包地处理。以上评审报
数据线等长存在报错2.走线尽量不要走直角,建议钝角3.此处走线需要优化一下4.走线未连接到过孔中心,存在开路5.此处出线载流瓶颈,自己加宽铜皮6.注意过孔不要上焊盘7.地和电源都需要加粗8.地就近打孔,缩短回流路劲9.差分出线要尽量耦合10
差分线处理不当,锯齿状等长不能超过线距的两倍pcb上还存在很多一样的问题,自己对应修改一下2.等长线之间需要满足3W规则3.此处出现载流瓶颈4.焊盘出线不规范5.电感所在层的内部需要挖空处理6.注意铜皮尽量不要任意角度,建议45度7.过孔不
电感所在层的内部需要挖空处理2.差分线处理不当,锯齿状等长不能超过线距的两倍3.走线未连接到过孔中心,存在开路4.VREF的线宽需要加粗到15mil以上5.焊盘需要开窗处理6.器件干涉7.此处出线载流瓶颈,自己加宽一下铜皮以上评审报告来源于
1.芯片下方电容要均匀分布。2.数据线等长组分组错误,两组线分别缺少LDOM、HDQM。3.数据线等长错误,应该控制误差50mil4.地址线等长分组错误,缺少部分网络5.电源输入线宽不一致,电容输入输出都需要加宽。6.多存在多处尖岬铜皮。7
电流尽量从最后一个电容后面输出,自己调整一下铜皮宽度存在DRC报错3.此处铜皮宽度尽量加宽一些4.存在stub线头以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://i
主干道尽量呈一字型布局2.电感所在层的内部需要挖空处理3.此处铜皮完全断开了,后期自己调整一下布局,重新铺铜4.反馈线10mil即可5.此处应该先进电容在经过电感转换成另一个网络6.走线尽量不要有锐角7.散热过孔需要开窗处理8.存在开路,后
铺铜尽量包住焊盘,容易造成开路2.此处可以加宽一下铜皮,尽可能的保证载流3.滤波电容尽量靠近管脚放置4.电感下面尽量不要放置器件和走线5.打孔尽量对齐处理6.走线尽量拉直以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB
相同网络的铜皮和走线没有连接在一起,后期自己调整一下铜皮属性重新铺铜2.走线未从焊盘中心出线,存在开路3.存在短路4.贴片器件焊盘需要放置top层,后期自己重新处理一下5.电感所在层的内部需要挖空处理6.pcb上存在多处DRC,后期自己更改
过孔尺寸需要调整,常用过孔尺寸8/10 8/16 12/24三种2.相同网络的铜皮和走线没有连接在一起,后期自己调整一下铜皮属性3.散热过孔需要开窗处理4.电感所在层的内部需要挖空处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审